Ofrece una introducción a dos áreas en el desarrollo de un circutio ASIC: metodología de verificación del diseño y test del circuito fabricado
Esta microcredencial ofrece una introducción a dos áreas fundamentales en el proceso de diseño de un chip VLSI. Por un lado, el procedimiento de test del chip una vez fabricado, que requiere de una planificación en el proceso de diseño del mismo añadiendo la lógica necesaria para facilitar dicho test. Por otro lado, el uso del lenguaje SystemVerilog para verificación estructurada del diseño del chip, así como la metodología de verificación UVM (Universal Verification Methodology).
Con estas tecnologías se dota al alumno de las herramientas necesarias para llevar a cabo el proceso de verificación de un chip así como en el propio diseño orientado al test de los chips una vez fabricados.
Se aportan los conocimientos suficientes a los estudiantes para convertirse en excelentes profesionales en el campo de la microelectrónica, ayudando a satisfacer la creciente demanda de ingenieros especializados en semiconductores.
Tipo de enseñanza:
Esta microcredencial se realiza de manera online, esto es, en la modalidad virtual o remota.
Director académico:
Prof. Martín González García (Universidad de Málaga - Tecnología Electrónica), email: martin@uma.es
Objetivo concreto de esta microcredencial:
Introducción a las tareas de verificación y test en el marco del flujo de diseño de un circuito ASIC. Se presentan las técnicas de diseño para test (DFT), se revisan y aplican las metodologías de verificación RTL y la metodología universal de verificación (UVM).
Competencias o resultados de apredizaje:
Capacidad para diferenciar las fases de verificación y test de un circuito ASIC.
Capacidad para diseñar estructuras para test.
Capacidad para aplicar estándares de test a nivel de chip y placa.
Capacidad para identificar las distintas técnicas de verificación de un circuito ASIC en su fase de diseño.
Capacidad para crear un Testbench para verificación RTL de diseños a medida.
Capacidad para identificar diferencias entre UVM y verificación RTL.
Capacidad para crear un entorno de verificación basado en UVM.
Capacidad para generar estímulos y completar la verificación mediante UVM.
Contenidos de la microcredencial:
Introducción: prueba y verificación en el flujo de diseño y fabricación de un circuito ASIC.
Estudio y aplicación de estándares de prueba a nivel de chip y placa.
Metodología de diseño orientado al test de chip una vez fabricado.
El lenguaje SystemVerilog aplicado a la verificación de sistemas digitales.
Introducción a la metodología universal de verificación (UVM).
Proyecto: aplicación de la metodología UVM a un caso concreto.
Equipo docente:
Prof. Martín González Garcia (Universidad de Málaga - Tecnología Electrónica)
Dr. Gabriel Caffarena Fernández (Vodafone Intelligent Solutions España)
Número de créditos: 3 ECTS (30 horas)
Fecha de inicio: 13/10/2025
Fecha de fin: 19/12/2025
Horario:
Jueves, 17:30 a 20:30 (3 horas)
Lugar:
Campus Virtual, Microsoft Teams
Las actividades formativas tienen un marcado carácter práctico. Se hace uso de lecciones magistrales online para presentar fundamentos teóricos que se alternan con sesiones prácticas de laboratorio remoto donde se desarrollan el diseño de ejemplos de aplicación de los conceptos estudiados.
Al completar la microcredencial los estudiantes deben ser capaces de integrar estructuras digitales para facilitar el test del chip y utilizar el lenguaje SystemVerilog para aplicar la metodología UVM en la verificación de diseños RTL.
Evaluación de la formación:
La evaluación es continua y se realiza a partir del trabajo y los resultados obtenidos en cada una de las prácticas propuestas, cada una con un peso equivalente en la calificación final.
Titulaciones requeridas:
Ingeniería en Telecomunicaciones o afín (Telemática, Sistemas Electrónicos, Tecnología de Telecomunicación...).
Ingeniería Informática o afín (Computadores, Software...).
Ingeniería Industrial o afín (Electrónica Industrial, Mecatrónica, Robótica...).
Otras ingenierías afines.
Se admiten estudiantes de alguna de las titulaciones anteriores con estudios sin finalizar que tengan pendientes menos de 30 ECTS sin incluir el TFG y prácticas externas.
Los contenidos de esta microcredencial están relacionados con los de la microcredencial Laboratorio de Diseño de Circuitos VLSI Optimizados (Módulo 2) y Sistemas Digitales Complejos: Síntesis RTL y HLS (Módulo 2).
Oscar Plata González
oplata@uma.es
M. Angeles González Navarro
magonzalez@uma.es
Departamento de Arquitectura de Computadores
Universidad de Málaga
29071 Málaga
©